《半導體》M31高速IP再突破 M-PHYv5.0上4奈米、3奈米開發啓動

隨着AI與自駕車技術快速發展,終端裝置對資料吞吐量的需求呈指數型成長。M31推出的MIPIM-PHYv5.0IP嚴格遵循MIPI聯盟規範,在HS-G5(HighSpeedGear5)模式下,單通道傳輸速率最高達23.32Gbps,較前一代HS-G4效能翻倍。該IP內建自適應等化技術(AdaptiveEQ)與多震幅訊號支援,確保高速傳輸下仍具備優異的訊號完整性(SignalIntegrity)與低位元錯誤率(BER)。此外,優化的休眠設計(Hibernate)亦可有效延長終端裝置續航力,在高效能與低功耗間取得平衡。

爲加速客戶SoC開發週期,M31建構完整UFS解決方案。除物理層(PHY)外,亦整合符合JEDEC規範的UFSHCIv4.1控制器IP與UniPro控制層IP,此一站式解決方案可大幅降低整合複雜度,並導入ISO26262功能安全設計流程與認證,滿足車用與高可靠度終端需求。

M31研發副總經理洪志謙表示,在AI運算落地與汽車智慧化浪潮下,M31憑藉深耕高速介面IP的研發實力,不僅在4奈米制程成功驗證M-PHYv5.0的效能,更透過完整UFS4.1控制器整合方案,持續深化先進製程與車用安全規範佈局,成爲客戶在次世代高速儲存平臺的重要技術夥伴。